Журнал Радио 4 номер 2000 год. ВИДЕОТЕХНИКА

Журнал Радио 4 номер 2000 год. ВИДЕОТЕХНИКА ВИДЕОПРОЦЕССОРЫ СЕРИИ TDA88xx Б. ХОХЛОВ, г. Москва  Окончание. Начало см. в "Радио", 2000, ╧ 1

В регистре OA в зависимости от значения бита НСО при изменении высокого напряжения происходит или только коррекция размера растра по вертикали, или к тому же при НСО, равном 1. изменяется значение сигнала EW. Бит EVG служит для защиты аппарата при выключении кадровой развертки. При этом или только меняется статусный бит NDR или еще и выключаются каналы R, G. В.

Регистр ОВ содержит бит SBL, который обеспечивает включение (при уровне 1) служебного бланкирования. При этом гасится нижняя половина растра. Бит PRO обеспечивает защиту от перенапряжения. Если он равен 1, при перенапряжении (напряжение на выводе 50 превышает 3,9 В) блокируется строчная развертка.

Регистр ОЕ включает в себя бит МАТ. обеспечивающий переключение матрицы R, G, В. Когда он равен 1. используется матрица PAL, а когда — 0, получается матрица NTSC (в японском варианте).

В регистре 10 бит RBL обеспечивает бланкирование выходных сигналов R, G, В, когда RBL равен 1. Бит COR при значении 1 включает подавитель шума в корректоре четкости.

Регистр 11 содержит бит IE1. Когда он равен 1, обеспечивается нормальное функционирование импульсов FB (фаст-бланк) для внешних сигналов (R, G, В)1. Бит IE2 включает вторую группу внешних входов (R, G. В)2 (для микросхемы TDA8854).

В регистре 12, когда значение бита AFW меняется с уровня 0 на уровень 1, полоса захвата системы АПЧГ расширяется с СО до 275 кГц. Уменьшение значения упомянутого ранее бита IFS с 1 до 0 понижает чувствительность УПЧИ на 20 дБ.

Регистр 13 включает в себя упомянутый ранее бит MOD. Увеличение его значения до 1 переводит канал в режим позитивной модуляции (для приема французского стандарта L). Когда значение бита VSW возрастает до 1, обеспечивается подавление видеосигнала, идущего из радиоканала. В результате на вход 17 можно подать внешний видеосигнал.

Регистр 14 содержит бит SM, служащий для выключения звука, когда бит равен 1. Изменение значения бита FAV с 0 на 1 меняет громкость от номинального значения до фиксированного с ослаблением 0 дБ.

В регистре 15 упомянутые ранее биты IFA. IFB, IFC позволяют выбирать значение промежуточной частоты. Она равна 38 МГц, когда значения битов равны 011 соответственно. Набор битов 010 повышает промежуточную частоту до 38,9 МГц, которую используют в Западной Европе.

В регистре 18, если бит OSO равен 1, кадровая развертка выключается при превышении размера растра по вертикали. Бит VSD, когда он равен 0, включает кадровую развертку. Бит СВ изменяет центральную частоту канала цветности. Увеличение бита до 1 увеличивает ее в 1,1 раза. Увеличение бита BIS до 1 включает коррекцию в синем при больших размахах видеосигнала. Когда бит BKS равен 1, обеспечивается коррекция амплитудной характеристики на темных участках изображения. Биты CSO, CS1 переключают выход ПЦТВ2 в микросхеме TDA8854. Когда бит ВВ равен 1. получается синий растр при отсутствии сигнала.

Регистр 19 содержит бит НОВ. Если он равен 1. обеспечивается бланкирование хэлпера при приеме сигнала PAL-plus. Бит BPS. равный 1, приводит к блокированию линий задержки в блоке цветности. При бите ACL равном 1, включается ограничение сигналов цветности. Когда бит СМВ равен 1. к микросхеме может быть подключен гребенчатый фильтр. На вход фильтра подают ПЦТВ с вывода 38, а разделенные сигналы яркости и цветности проходят на входы S-VHS (выводы 11 и 10) микросхемы. Бит AST управляет режимом включения телевизора. При его уровне, равном 0. включение происходит автоматически, а при уровне 1 оно контролируется микропроцессором. О битах CLO—CL2 было рассказано раньше.

В регистре 1А о регулировке битами YDO—YD3, DS и DSA было сказано раньше. Увеличение упомянутого бита FFI до 1 снижает постоянную времени системы ФАПЧ в УПЧИ. Бит EBS обеспечивает в нем дополнительную растяжку амплитудной характеристики по "синему" сигналу.

Регистр статуса 00 содержит бит РОЯ. Когда он равен 1. телевизор переходит в дежурный режим. Бит FS1 индицирует синхронность кадровой развертки: при уровне 1 — по частоте 60 Гц; при уровне 0 — по частоте 50 Гц. Когда бит SL равен 1. первая петля ФАПЧ строчной развертки замкнута. BhtXPPi равен 1, когда напряжение на выводе 50 видеопроцессора превышает 3,9 В. что сигнализирует о возможности рентгеновского излучения. Биты CD0—CD2 обеспечивают индикацию принимаемого цветового стандарта.

В регистре статуса 01 при бите NDF. равном 1, индицируется выключение кадровой развертки. Когда бит IN1 равен 0. импульсы FB1 на выводе 26 активны. Бит IFI. равный 1. означает опознавание принимаемого сигнала. Биты AFA. AFB указывают режим работы системы АПЧГ Так, бит AFB. равный 0, соответствует росту частоты, а его уровень 1 означает уменьшение частоты. Биты SXA, SXB сигнализируют о включении кварцевых резонаторов в соответствии с табл. 5.

В регистре статуса 02, если бит BCF равен 1. это означает, что петля АББ не замкнута. Дополнительный бит N2 равен 1. Бит IVW индицирует параметры кадрового делителя. Бит IVW. равный 1. означает стандартный видеосигнал 525/625 строк, бит IVW, равный 0, указывает на то. что стандартный видеосигнал не детектируется. Биты IDO—ID3 сообщают о типе используемой микросхемы в соответствии c табл. 6.

Для включения видеопроцессора TDA8844 необходимо выполнить следующие операции:

1. Считывать статусные биты, пока не будет обеспечено значение бита POR, равное 0.
2. Перевести микросхему в ждущий режим, установив бит STB. равный 0.
3. Записать необходимые биты ХА и ХВ включения кварцевых резонаторов.
4. Записать в регистры байты всех субадресов, включая 1А.
5. Считать установку кварцевых резонаторов (биты SXA и SXB).
6. Если биты ХА и ХВ равны битам SXA и SXB соответственно, то записать значение 1 биту STB.

Чтобы заработала строчная развертка, должны быть загружены все биты субадресов. В регистры, которые не используют, загружают значение, равное 0.

Упрощенная принципиальная схема включения видеопроцессора TDA8844 изображена на рис. 10. В устройстве использован селектор каналов с синтезом частоты SK1101 финской фирмы SALORA Фильтр ПАВ ZQ5 обеспечивает обработку сигналов стандартов D/K и B/G. Демодулированный ЛЦТВ с вывода 6 видеопроцессора DA1 поступает на эмиттерный повторитель на транзисторе VT1. Керамические полосовые фильтры звука ZQ1 и ZQ2 подключают в соответствии с принимаемым телевизионным стандартом. Выделенный сигнал разностной звуковой частоты проходит на вывод 1 видеопроцессора.


Показать в полный размер

В цепи эмиттера транзистора VT1 включены также керамические режекторные фильтры звука ZQ3, ZQ4. Через эмиттерный повторитель на транзисторе VT2 режектированный видеосигнал приходит на вывод 13 микросхемы DA1. Модуль рассчитан на обработку сигналов систем SECAM, PAL и NTSC-4.43. Поэтому использован только один кварцевый резонатор ZQ6 на 4,43 МГц, подключенный к выводу 35.

Демодулированный сигнал звука с вывода 15 поступает на вход монофонического усилителя 34 на микросхеме DA3. На вывод 2 микросхемы DA1 можно подать внешний звуковой сигнал. На вывод 17 видеопроцессора подают внешний ПЦТВ. На разъем XII выходят демодулированные сигналы Y U, V. Они могут подвергаться внешней обработке или через показанные на схеме перемычки возвращаться в микросхему. Демодулированный ПЦТВ выходит на разъем Х10, служащий для подключения гребенчатого фильтра. На схеме показано подключение мик-

росхемы DA2 выходного усилителя кадровой развертки. Для упрощения не изображено соединение вывода 8 этой микросхемы с выводом 22 видеопроцессора (защита от выключения кадровой развертки), а также цепи ограничения токов лучей кинескопа. Выходные кадровые сигналы выходят на разъем Х8.

Для управления видеопроцессором TDA8844 фирма Philips выпускает процессор SAA5296 с версией программы CTV832S (или R с русскоязычным меню).

Вернуться к содержанию журнала "Радио" 4 номер 2000 год







Рекомендуемый контент




Copyright © 2010-2019 housea.ru. Контакты: info@housea.ru При использовании материалов веб-сайта Домашнее Радио, гиперссылка на источник обязательна.